طراحی وشبیه سازی یک حلقه قفل فاز کسری با استفاده از یک مقسم فرکانسی هتروداین

thesis
abstract

در این پایان¬نامه یک حلقه قفل فاز کسری با استفاده ازیک مقسم فرکانسی هتروداین طراحی شده است. تقسیم¬کننده¬های متداول مانند تقسیم¬کننده¬¬های استاتیکی، دینامیکی و قفل تزریقی هرکدام دارای معایب و محاسنی می¬باشند. در این میان، معماری هتروداین به عنوان روشی که برتری نسبی نسبت به این نوع تقسیم¬کننده¬ها دارد، ارائه می¬شود. حلقه قفل فاز هتروداین از یک سری ضرب¬کننده تشکیل شده¬ است که قابلیت تولید نسبت¬های تقسیم فرکانسی کسری و صحیح را دارا است. در معماری پیشنهادی علاوه بر ضرب¬کننده به عنوان آشکارساز، از معماری هتروداین نیز در مسیر فیدبک حلقه استفاده می¬شود. ساختار مدار و مزایای این طراحی بیان شده است. به دلیل این که هارمونیک-های تولید شده در بازه فرکانسی محدودی می¬باشند، یک نوسان¬ساز lc ساده برای چنین کاربردی مناسب است. عیب عمده معماری هتروداین، توان مصرفی آن در مقایسه با سایر روش¬های موجود می-باشد. این معماری در تکنولوژی 0.18µm در نرم¬افزار ads شبیه¬سازی شده است. محدوده فرکانس کاری 1980 تا 2080 مگاهرتز می¬باشد. با اعمال 3 ضرب¬کننده در مسیر فیدبک حلقه مقدار موثر جیتر خروجی در حدود 6/3 پیکوثانیه و زمان قفل نیز 35 میکروثانیه است. فرکانس نوسانات سیستم طراحی شده در حدود 190 کیلوهرتز است. در محدوده فرکانسی 1980 تا 2080 مگاهرتز مقدار حدفاز بین 35 تا 40 درجه تغییر می¬نماید و این مقدار بیان¬گر پایداری سیستم طراحی شده می¬باشد.

similar resources

طراحی و ارزیابی یک حلقه قفل فاز برنامه پذیر برای نویز فاز و بازه فرکانسی بهینه

در این پایان نامه یک حلقه قفل فاز آنالوگ تحلیل، طراحی و در تکنولوژی tsmc 0.18 میکرومتر با ولتاژ تغذیه 1.8 ولتی شبیه سازی شده است. این حلقه قفل فاز با قابلیت برنامه پذیری که دارد به طور خودکار پارامترهای درونی (جریان پمپ بار) حلقه را چنان تنظیم می کند که مقداری بهینه برای نویز فاز به دست آید. محدوده فرکانس وسیع (3.861 – 2.796) گیگاهرتز با استفاده از روش زیر باندها به دست آمده است. جیتر در سراسر ...

طراحی یک حلقه ی قفل فاز تمام دیجیتال کم مصرف با محدوده ی فرکانسی گسترده

یکی از چالش برانگیزترین و حساس ترین بلوک ها در بین انواع مختلف بلوک های سازنده ی یک فرستنده-گیرنده، بلوک سنتزکننده ی فرکانس می باشد. این بلوک به صورت عمده مبتنی بر ساختار حلقه های قفل فاز پیاده سازی می شوند. از این رو به دلیل داشتن مشخصات بهتر مدارات دیجیتال نسبت به آنالوگ از جمله سرعت بالا، مصرف توان و مساحت کم، پیاده سازی این سیستم ها در حوزه ی دیجیتال از اهمیت زیادی برخوردار است. در این پ...

15 صفحه اول

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

Lock and settling times are two parameters which are of high importance in design of DLL-based frequency multipliers. A new architecture for DLL-based frequency multipliers in digital domain is designed in this paper. In the proposed architecture instead of using charge pump, phase frequency detector and loop filter a digital signal processor is used. Gradient algorithm is used in the proposed ...

full text

طراحی یک مدار حلقه ی قفل شونده در فاز

در این پایان نامه طراحی یک حلقه ی قفل شونده در فاز برای کاربردهای فرکانس بالا در توان مصرفی پایین در نظر گرفته شده است. حلقه های قفل شونده در فاز تقریباً در تمام سیستم های مخابراتی استفاده می شوند. کاربردهای آن ها شامل بازیابی ساعت از سیگنال های دیجیتالی، مدولاسیون و دمدولاسیون، بازیابی سیگنال حامل از سیگنال های ماهواره ای و غیره می باشد. در مدار پیشنهادی با نوآوری در طراحی دو مدار آشکارساز فاز ...

15 صفحه اول

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

یکی از چالش­های مهم در طراحی ضرب کننده­های فرکانسی براساس حلقه قفل شده تاخیر، کم کردن زمان قفل شدن و همگرایی مدار است. در همین راستا یک ضرب کننده فرکانسی کاملا جدید و دیجیتالی با سرعت قفل شدن بالا در این مقاله طراحی شده است. در این طراحی از  یک پردازنده دیجیتالی به جای مدارات آشکار ساز فاز-فرکانس، پمپ بار و فیلتر حلقه استفاده شده است. با توجه به این تغییرات، ساختار ارائه شده دارای زمان قفل شدن ...

full text

طراحی و شبیه سازی یک مقسم توان ویلکینسون سه بانده با ایزولاسیون بالا با استفاده از الگوریتم pso

در این مقاله، یک مقسم توان ویلکینسون سه بانده ی مایکرواستریپی، با استفاده از سه بخش سری شده ی معادل به جای خط انتقال ربع طول موج متداول، طراحی و شبیه سازی شده است. ساختار پیشنهادی دارای قابلیت گزینش گری بالا برای طراحی ابعاد می باشد. در همین راستا، با استفاده از الگوریتم pso، انتخاب های بهینه برای طول های الکتریکی سه بخش سری شده ی معادل، امپدانس های مشخصه ی نظیر خطوط و در نهایت، طراحی سه مقاومت...

full text

My Resources

Save resource for easier access later

Save to my library Already added to my library

{@ msg_add @}


document type: thesis

وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده برق

Hosted on Doprax cloud platform doprax.com

copyright © 2015-2023